欧洲一区二区-欧美激情一区二区-国产激情在线-欧美在线一区二区

DS872–高速啁啾直接數字合成器
DS872–高速啁啾直接數字合成器
為重要性能參數

DS872–高啁啾之間數字6合出器

石英鐘工作頻(pin)率:3.0 GHz

頻次字位(wei):32

能選擇RZ模式,:?

特征:迅速(su)chi的(de)透徹延時

品牌:EUVIS

物料寶貝詳細說明書
DS872就是一種髙速真接數字1生成器(DDS),工作工作率調諧判定率是32位,ROM相位判定率是13位,DAC波幅判定率是11位。DAC的摸擬所在可在常規確保玩法(使用在首要奈奎斯特頻譜)和重設玩法(使用在首要、第二名和其三奈奎斯特頻譜)運營之間選定 。正弦交流電波可在DAC常規確保玩法下帶來達到了1.5 GHz附近商場的首要奈奎斯特頻譜(以3 GHz的掛鐘傳送速度),或在4.5 GHz身邊帶來達到了其三奈奎斯特頻譜(DAC重設玩法)。缺省相位能否初始化為零度以下始于。該集成電路集成塊有長對同質的摸擬所在,含帶50Ω的側面數據終端移動用戶。所在波型的工作工作率可由3倆個工作工作率操控位Vi[0:31]操控。DS872做差分掛鐘插入或單端掛鐘插入,并具備著50Ω片之后端數據終端移動用戶和移動用戶分類的閥值。工作工作率判定率位做LVTTL或CMOS插入電平。差分數據云同部插入SyncI_P/N為好幾個集成電路集成塊應用出具數據云同部,并重新啟動4個集成電路集成塊做好準備好做工作工作率字插入。數據云同部選通插入由內帶來的除8掛鐘的過渡性邊鎖存,等掛鐘也被發送往到所在引腳SyncO_P/N。SyncO_P/N用做為借鑒,將工作工作率字和自閃4g信號插入自動指向與內divideby-8掛鐘數據云同部,以正常鎖存。重設是異步的,以最低化摸擬所在行之合理性的掛鐘廷遲。公開化自動做了改善,以不要在工作工作率字改換期間內或初始化后掛鐘脫鏈。只需要是一個-5V電原。



注意優點和缺點?32位頻率調諧字?13位ROM相位地此糞便率?片上11位DAC?石英鐘頻繁達3.2 GHz?模擬網讀取可在正確確保版式和回零版式相互之間會選擇?正弦函數波所產生到達1.5 GHz的首個Nyquistk線,在正常值穩定方式或4.5 GHz第三方Nyquistk線,在清零方式。?3 GHz石英鐘濃度下網絡下行帶寬較差SFDR>50 dBc(直流電源至1.5 GHz下行帶寬)?帶50?后面終低端互補式模擬仿真波形圖輸出精度?發送到P/N發送到若干電子器件用?SyncO_P/N為數劇載入和同時選通訊網絡號提供數據考慮。?LVTTL/CMOS大數字基本模式設定手機輸入?異步初始化(RST)引腳,采用重新運行0相重新運行的狀態?選通輸入(STRB U P/N),以游戲更新速度字和DAC傳輸速度?寬數據統計數據加載視口允許的DS872由儲備器、微有效把握模塊、FPGA或DSP電源芯片有效把握,以較快八個鬧鐘時間刷新頻繁字,而都不會在頻繁轉變成期內有鬧鐘滾動條或出現故障?3.6 W功耗測試,獨立-5V開關電源?64針QFN二極管封裝